공학,기술 자료실 디지털논리회로 실습 보고서 - 가산기와 감산기 자료
논리회로 실습 보고서 - 가산기와 감산기
7486 IC와 7408 IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7486과 7408의 7번 핀은 접지하며, 14번 핀은 +5V의 전압을 인가한다. 입력의 상태를 표와 같이 변화시키면서 출력 상태를 기록한다.
B
A
S
C
0
0
0
0
0
1
1
0
1
0
1
0
1
1
0
1
검토 실험 결과를 토대로 이 회로가 반 가산기로 동작함을 확인하여라.
입 력
출 력
X
Y
S
C
0
0
0
0
0
1
1
0
1
0
1
0
1
1
0
1
S 〓 X`Y + XY` 〓 XY, C 〓 XY로 반가산기의 진리표와 논리식과 일치하는 결과를 얻을 수 있으므로 반 가산기로 동작함을 알 수 있다.
시뮬레이션
회로
결과
7486, 7408, 7404 IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7486, 7408, 7404의 7번 핀은 접지하며, 14번 핀은 +5V의 전압을 인가한다. 입력의 상태를 표와 같이 변화시키면서 출력 상태를 기록하여라.
B
A
D
Ba
0
0
0
0
0
1
1
1
1
0
1
0
1
1
0
0
검토 실험 결과를 토대로 이 회로가 반 감산기로 동작함을 확인하여라.
입 력
출 력
X
Y
D
Ba
0
0
0
0
0
1
1
1
1
0
1
0
1
1
0
0
D 〓 X`Y + XY` 〓 XY, Ba 〓 X`Y로 반 감산기의 진리표와 논리식과 일치하는 결과를 얻을 수 있으므로 반 감산기로 동작함을 알 수 있다.
시뮬레이션
회로
결과
7486, 7432, 7408 IC 핀 배치도를 참조하여 아래 회로를 구성한다. 7486, 7432, 7408의 7번 핀은 접지하고, 14번 핀은 +5V의 전압을 인가한다. 입력의 상태를 표와 같이 변화시키면서 출력 상태를 기록하여라.
Cn-1
Bn
An
Sn
Cn
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1
검토 실험 결과를 토대로 이 회로가 전 가산기로 동작함을 확인하여라.
입 력
출 력
X
Y
C
S
Cout
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1
S 〓 XYC , COUT 〓 XY + (XY)C
위의 실험의 논리식은 Sn 〓 Cn-1BnAn, Cn 〓 Cn-1Bn + (Cn-1Bn)An으로 전 가산기의 논리식과 변수명만 다를 뿐 일치함을 알 수 있다.
회로
결과
시뮬레이션
7486, 7432, 7408, 7404 IC 핀 배치도를 참조하여 아래 회…(생략)
(이미지를 클릭하시면 확대/미리보기를 볼 수 있습니다.)